У нас: 141825 рефератів
Щойно додані Реферати Тор 100
Скористайтеся пошуком, наприклад Реферат        Грубий пошук Точний пошук
Вхід в абонемент


на задній панелі, відповідно, ХРЗ і ХР4 реалізується за допомогою джгута ІКС А.2-12.00.000.

Доступ до електронної схеми наземного приладу досягається зняттям верхньої і нижньої кришок шляхом ослаблення кріплення вертикальних планок на задній панелі.Доступ до роз'ємів задньої панелі, органів управління і плати лицьової панелі здійснюється поворотом цих панелей на нижніх кріпленнях до горизонтального положення

2.4.1 Розробка блоків живлення наземного приладу

Плата стабілізації струму А7 призначена для живлення свердловинного приладу стабільним постійним струмом позитивної полярності стабілізатор струму виконаний на УПТ DА1 і транзисторах УТ1 плати і схеми з'єднань, розміреному на радіаторі шасі. Сигнал величини вихідного струму знімається з резистора R9 і через резистивний дільник R12,R4 14, або у включеному положенні тумблера СТI через R12, R4 і R9 струм, подається на інвертуючий вхід УПТ. На неінвертуючий подано опорну напругу з резистивного дільника К2, КЗ. Управляючий сигнал з виходу УПТ через ланцюг VD4, R7, R8, зміщуючи сигнал УПТ в лінійну область його характеристики, подається в І транзистора УТІ, включейого по схемі підсилювача струму, далі " в розташованого на радіаторі регулюючого транзистора УТІ. Установка вихідного струму проводиться за допомогою змінного резистора R5 або регулятора СТРУМ.

Для усунення високочастотних шумів на виході стабілізатора струму і збільшення його вихідного опору по змінному струму в зворотний зв'язок включений фільтруючий конденсатор С4.

Живлення УПТ здійснюється від параметричного стабілізатора напруги елементах R1, VD2, VDЗ; стабілітрон VD2 служить також джерелом опорної напруги для УПТ.

Через конденсатор С5, виконуючий роль розв'язки по постійному струму, крос-плату поступає інформаційний сигнал свердловинного приладу . Плата стабілізації напруги А6 призначена для живлення наземного приладу двополярною стабілізованою напругою ±15 В і прецензійною напругою мінус 5,12 В.

Двополярний стабілізатор виконаний на інтегральній мікросхемі DA1 з фіксованими значеннями вихідних напруг, має вбудований захист від короткого замикання в навантаженні. Діоди VD2, VD3 захищають регулюючі транзистори стабілізатора від зворотної напруги у разі короткого замикання на входах. Оскільки величина струму захисту стабілізатора залежить від падіння напруги на регулюючих транзисторах.для зменшення значення між випрямлячем VD1 і вхідними ланцюгами стабілізатора включені обмежуючі резистори R1, R2.

Джерело прецезійної напруги мінус 5,12 В виконано на параметричному стабілізаторі RЗ, VD4 і УПТ DA2. Установка прецезійної напруги проводиться змінним резистором R5 резистивного дільника R4, R5, R6. З позитивного виводу випрямляча VD1 через резистор 7 подається струм живлення на світлодіод НL1, розташований на лицьовій панелі, що відображає включення живлення наземного приладу.

2.4.2 Розробка блоку синхронізації роботи наземного

приладу

Плата контролера ТС А5 призначена для забезпечення синхронізації роботи наземного приладу, синфазування частот генератора і несучої повідомлення, яке передається з свердловинного приладу , демодуляцл і декодування інформаційних повідомлень^ перевірки їх на наявність помилок вироблення необхідних управляючих сигналів для цифро аналогових перетворювачів і схем узгодження з цифровими реєстраторами. Вхідний сигнал з крос плати поступає на вхід диференціатора ОА1 і далі підсилювач обмежувач ОА2 для відновлення форми сигналу свердловинного приладу , що зазнав амплітудно-фазові спотворення в лінії зв^язку (геофізичному кабелі). Потім сигнал поступає на вхід компаратора напруги ВАЗ що формує прямокутні імпульси в рівнях КМОП-мікросхем: низький рівень - О В ("лог.О"), високий - 15 В ("лог.І"). Робота наземного приладу синхронізується кварцовим генератором на 21, 001, що працює на частоті 1024 кГц. Сформований компаратором вхідний сигнал поступає на вхід дискретного фільтру 002.1, тактованого частотою 512 кГц дільника 003.1, для усунення можливого високочастотного брязкоту" на фронтах з метою забезпечення стабільної роботи схеми фазової автопідстройки тактової частоти (ФАГЇЧ) до 1.2 спрацьовують поперемінне. При кожному циклі корекції фази ьчастоти Гц відбувається скид лічильників ^^4 тригерами ВВ6 в л початковий стан. Відфільтрований вхідний сигнал з дискретного фільтру 2Л і сигнал гою 16 кГц, зсунутий по фазі на 90° щодо вхідного сигналу, подаються демодулятор, реалізований на тригері 002.2 і регістрі зсуву ^Т)5. Сигнал з прямого виходу тригера поступає на вхід управління інверсною роб отою регістра, а з інверсного виходу на послідовний вхід регістра. Часові діаграми схеми демодулятора приведені на рис.2.3

Рис 2.3-Часові діаграми роботи схеми демодулятора

Приклад двіиковокодованоі' інформації' до модуляції

2. "ОтсГ-DD2 вивід І.

3. "32кГц"-DD11 вивід 5

4. "16кГц"-ООП вивід 6

5. DD2 вивід 12.

6 Вихідний сигнал демодулятора без урахування сигналу на вході інверсіі

7. Демодульоьанний сигнал-DD5 вивід 1.Далі демодульований сигнал поступає на вхід схеми синхронізації, виконаної на регістрі зсуву DD8.1 і логічних елементах DD9.1, DD10.1 з виходу якої знімаються сигнали послідовних даних "D" і скиду 'SR Часові діаграмами роботи схеми синхронізації приведені на рис. 2.4. Сигнал "SR" встановлює в нульовий стан лічильник DD11.2, тим самим, коректуючії початкову фазу тактової частоти "С", рівяої 8 kГц, скидає в початковий стан лічильники DD13. DD14, DD18 схеми контролю формату повідомлення ї формування управляючих сигналів роботи ЦАП "\WRMO"..."\'WRМ8 "WRМАКС", "WRМИН", "WRМ". Часові діаграми схеми контролю формату повідомлення приведені на рис.2.5.

.1 Демодульоканий сигнал - DD5 вивід 1.

2."16кГц-DD1 вивід 8.

3.Послідовні дані "D" - DD8 вивід 13

4.008 ВИВІД 12.

5."8SR-DD10 "вивід 11.

6. Тактова частота при нормальній роботі – DD вивід 11

7. Корекція тактової частоти після включення або збою.

Рнс.2.4-Часокі діаграми роботи схеми синхронізації Далі демодульований сигнал поступає па вхід схеми синхронізації, виконаної на регістрі зсуву DD8.1 і логічних елементах DD9.1 і, DD10.1 з виходу якої знімаються сигнали послідовних даних "D" і скиду "SR'. Часові діаграми


Сторінки: 1 2 3 4 5